基于FPGA的DES算法硬件實現
摘要:加密算法是軍用通信研究的重點之一,信息加密的優劣決定了通信的安全性。DES算法(DataEncryptionStandard)是一種具有極高安全性且廣泛應用于數據加密領域的加密標準,其常常應用于POS,ATM,IC卡等中。將DES算法與現代軍用武器相結合,可以大幅度提高大型武器的可靠性。根據DES算法的基本原理,從減少資源占用量的角度出發,使用VHDL語言在FPGA平臺上進行代碼設計和邏輯實現;較小邏輯資源、更高的時鐘頻率更加適用于軍用雙向通信鏈路系統。
注: 保護知識產權,如需閱讀全文請聯系信息通信雜志社